Electronic Components Datasheet Search |
|
TMR320F2812ZHHQ Datasheet(PDF) 8 Page - Texas Instruments |
|
TMR320F2812ZHHQ Datasheet(HTML) 8 Page - Texas Instruments |
8 / 147 page Tables 8 June 2004 SPRS257 List of Tables Table Page Table 2−1. Hardware Features 13 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 2−2. Signal Descriptions 17 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−1. Wait States 31 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−2. Peripheral Frame 0 Registers 36 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−3. Peripheral Frame 1 Registers 36 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−4. Peripheral Frame 2 Registers 36 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−5. Device Emulation Registers 37 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−6. XINTF Configuration and Control Register Mappings 39 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−7. XREVISION Register Bit Definitions 39 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−8. PIE Peripheral Interrupts 41 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−9. PIE Configuration and Control Registers 42 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−10. External Interrupt Registers 43 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−11. PLL, Clocking, Watchdog, and Low-Power Mode Registers 45 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−12. PLLCR Register Bit Definitions 46 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−13. Possible PLL Configuration Modes 47 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−14. R281x Low-Power Modes 49 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−1. CPU-Timers 0, 1, 2 Configuration and Control Registers 52 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−2. Module and Signal Names for EVA and EVB 53 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−3. EVA Registers 54 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−4. ADC Registers 62 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−5. 3.3-V eCAN Transceivers for the R281x DSPs 64 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−6. CAN Registers Map 66 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−7. McBSP Register Summary 69 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−8. SCI-A Registers 73 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−9. SCI-B Registers 73 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−10. SPI Registers 75 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−11. GPIO Mux Registers 77 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−12. GPIO Data Registers 78 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−1. Typical Current Consumption by Various Peripherals (at 150 MHz) 87 . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−2. TMS320R281x Clock Table and Nomenclature 90 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−3. Input Clock Frequency 90 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−4. XCLKIN Timing Requirements − PLL Bypassed or Enabled 91 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−5. XCLKIN Timing Requirements − PLL Disabled 91 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−6. Possible PLL Configuration Modes 91 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−7. XCLKOUT Switching Characteristics (PLL Bypassed or Enabled) 92 . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−8. Reset (XRS) Timing Requirements 92 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−9. IDLE Mode Switching Characteristics 97 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−10. STANDBY Mode Switching Characteristics 97 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−11. HALT Mode Switching Characteristics 98 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−12. PWM Switching Characteristics 100 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−13. Timer and Capture Unit Timing Requirements 100 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−14. External ADC Start-of-Conversion − EVA − Switching Characteristics 101 . . . . . . . . . . . . . . . . . . . . . . Table 6−15. External ADC Start-of-Conversion − EVB − Switching Characteristics 101 . . . . . . . . . . . . . . . . . . . . . . Table 6−16. Interrupt Switching Characteristics 102 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−17. Interrupt Timing Requirements 102 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−18. General-Purpose Output Switching Characteristics 103 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . |
Similar Part No. - TMR320F2812ZHHQ |
|
Similar Description - TMR320F2812ZHHQ |
|
|
Link URL |
Privacy Policy |
ALLDATASHEET.COM |
Does ALLDATASHEET help your business so far? [ DONATE ] |
About Alldatasheet | Advertisement | Datasheet Upload | Contact us | Privacy Policy | Link Exchange | Manufacturer List All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |