Electronic Components Datasheet Search
  English  ▼
ALLDATASHEET.COM

X  

HY57V283220T-S Datasheet(PDF) 3 Page - Hynix Semiconductor

Part # HY57V283220T-S
Description  4 Banks x 1M x 32Bit Synchronous DRAM
Download  15 Pages
Scroll/Zoom Zoom In 100%  Zoom Out
Manufacturer  HYNIX [Hynix Semiconductor]
Direct Link  http://www.skhynix.com/kor/main.do
Logo HYNIX - Hynix Semiconductor

HY57V283220T-S Datasheet(HTML) 3 Page - Hynix Semiconductor

  HY57V283220T-S Datasheet HTML 1Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 2Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 3Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 4Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 5Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 6Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 7Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 8Page - Hynix Semiconductor HY57V283220T-S Datasheet HTML 9Page - Hynix Semiconductor Next Button
Zoom Inzoom in Zoom Outzoom out
 3 / 15 page
background image
Rev. 0.9 / July 2004
3
HY57V283220(L)T(P) / HY5V22(L)F(P)
PIN CONFIGURATION ( HY57V283220(L)T(P) Series)
V DD
DQ 0
V DDQ
DQ 1
DQ 2
V SS Q
DQ 3
DQ 4
V DDQ
DQ 5
DQ 6
V SS Q
DQ 7
NC
V DD
DQ M 0
/W E
/C A S
/R A S
/C S
A1 1
BA 0
BA 1
A 10/A P
A0
A1
A2
DQ M 2
V DD
NC
DQ 1 6
V SS Q
DQ 1 7
DQ 1 8
V DDQ
DQ 1 9
DQ 2 0
V SS Q
DQ 2 1
DQ 2 2
V DDQ
DQ 2 3
V DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
V SS
DQ 1 5
V SSQ
DQ 1 4
DQ 1 3
V DDQ
DQ 1 2
DQ 1 1
V SSQ
DQ 1 0
DQ 9
V DDQ
DQ 8
NC
V SS
DQ M 1
NC
NC
CL K
CK E
A9
A8
A7
A6
A5
A4
A3
DQ M 3
V SS
NC
DQ 3 1
V DDQ
DQ 3 0
DQ 2 9
V SSQ
DQ 2 8
DQ 2 7
V DDQ
DQ 2 6
DQ 2 5
V SSQ
DQ 2 4
V SS
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
8 6 pin TS O P II
400m il x 875m il
0 .5 m m pin pitc h
V DD
DQ 0
V DDQ
DQ 1
DQ 2
V SS Q
DQ 3
DQ 4
V DDQ
DQ 5
DQ 6
V SS Q
DQ 7
NC
V DD
DQ M 0
/W E
/C A S
/R A S
/C S
A1 1
BA 0
BA 1
A 10/A P
A0
A1
A2
DQ M 2
V DD
NC
DQ 1 6
V SS Q
DQ 1 7
DQ 1 8
V DDQ
DQ 1 9
DQ 2 0
V SS Q
DQ 2 1
DQ 2 2
V DDQ
DQ 2 3
V DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
V SS
DQ 1 5
V SSQ
DQ 1 4
DQ 1 3
V DDQ
DQ 1 2
DQ 1 1
V SSQ
DQ 1 0
DQ 9
V DDQ
DQ 8
NC
V SS
DQ M 1
NC
NC
CL K
CK E
A9
A8
A7
A6
A5
A4
A3
DQ M 3
V SS
NC
DQ 3 1
V DDQ
DQ 3 0
DQ 2 9
V SSQ
DQ 2 8
DQ 2 7
V DDQ
DQ 2 6
DQ 2 5
V SSQ
DQ 2 4
V SS
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
V DD
DQ 0
V DDQ
DQ 1
DQ 2
V SS Q
DQ 3
DQ 4
V DDQ
DQ 5
DQ 6
V SS Q
DQ 7
NC
V DD
DQ M 0
/W E
/C A S
/R A S
/C S
A1 1
BA 0
BA 1
A 10/A P
A0
A1
A2
DQ M 2
V DD
NC
DQ 1 6
V SS Q
DQ 1 7
DQ 1 8
V DDQ
DQ 1 9
DQ 2 0
V SS Q
DQ 2 1
DQ 2 2
V DDQ
DQ 2 3
V DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
V SS
DQ 1 5
V SSQ
DQ 1 4
DQ 1 3
V DDQ
DQ 1 2
DQ 1 1
V SSQ
DQ 1 0
DQ 9
V DDQ
DQ 8
NC
V SS
DQ M 1
NC
NC
CL K
CK E
A9
A8
A7
A6
A5
A4
A3
DQ M 3
V SS
NC
DQ 3 1
V DDQ
DQ 3 0
DQ 2 9
V SSQ
DQ 2 8
DQ 2 7
V DDQ
DQ 2 6
DQ 2 5
V SSQ
DQ 2 4
V SS
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
8 6 pin TS O P II
400m il x 875m il
0 .5 m m pin pitc h
PIN DESCRIPTION
PIN
PIN NAME
DESCRIPTION
CLK
Clock
The system clock input. All other inputs are registered to the SDRAM
on the rising edge of CLK.
CKE
Clock Enable
Controls internal clock signal and when deactivated, the SDRAM will be one
of the states among power down, suspend or self refresh
CS
Chip Select
Enables or disables all inputs except CLK, CKE and DQM
BA0, BA1
Bank Address
Selects bank to be activated during RAS activity
Selects bank to be read/written during CAS activity
A0 ~ A11
Address
Row Address : RA0 ~ RA11, Column Address : CA0 ~ CA7
Auto-precharge flag : A10
RAS, CAS, WE
Row Address Strobe,
Column Address Strobe,
Write Enable
RAS, CAS and WE define the operation
Refer function truth table for details
DQM0~3
Data Input/Output Mask
Controls output buffers in read mode and masks input data in write mode
DQ0 ~ DQ31
Data Input/Output
Multiplexed data input / output pin
VDD/VSS
Power Supply/Ground
Power supply for internal circuits and input buffers
VDDQ/VSSQ
Data Output Power/Ground
Power supply for output buffers
NC
No Connection
No connection


Similar Part No. - HY57V283220T-S

ManufacturerPart #DatasheetDescription
logo
Hynix Semiconductor
HY57V281620A HYNIX-HY57V281620A Datasheet
97Kb / 13P
   4 Banks x 2M x 16bits Synchronous DRAM
HY57V281620ALT-6 HYNIX-HY57V281620ALT-6 Datasheet
97Kb / 13P
   4 Banks x 2M x 16bits Synchronous DRAM
HY57V281620ALT-7 HYNIX-HY57V281620ALT-7 Datasheet
97Kb / 13P
   4 Banks x 2M x 16bits Synchronous DRAM
HY57V281620ALT-8 HYNIX-HY57V281620ALT-8 Datasheet
97Kb / 13P
   4 Banks x 2M x 16bits Synchronous DRAM
HY57V281620ALT-H HYNIX-HY57V281620ALT-H Datasheet
97Kb / 13P
   4 Banks x 2M x 16bits Synchronous DRAM
More results

Similar Description - HY57V283220T-S

ManufacturerPart #DatasheetDescription
logo
Hynix Semiconductor
HY5V22GF HYNIX-HY5V22GF Datasheet
358Kb / 11P
   4 Banks x 1M x 32Bit Synchronous DRAM
HY5V62CF HYNIX-HY5V62CF Datasheet
353Kb / 11P
   4 Banks x 512K x 32Bit Synchronous DRAM
HY57V653220BTC HYNIX-HY57V653220BTC Datasheet
154Kb / 12P
   4 Banks x 512K x 32Bit Synchronous DRAM
HY57V643220CT HYNIX-HY57V643220CT Datasheet
183Kb / 12P
   4 Banks x 512K x 32Bit Synchronous DRAM
logo
Samsung semiconductor
KM416S4030C SAMSUNG-KM416S4030C Datasheet
124Kb / 11P
   1M x 16Bit x 4 Banks Synchronous DRAM
logo
Hynix Semiconductor
HY57V651620B HYNIX-HY57V651620B Datasheet
81Kb / 12P
   4 Banks x 1M x 16Bit Synchronous DRAM
HY57V641620HG HYNIX-HY57V641620HG Datasheet
86Kb / 12P
   4 Banks x 1M x 16Bit Synchronous DRAM
HY57V641620HG-I HYNIX-HY57V641620HG-I Datasheet
145Kb / 12P
   4 Banks x 1M x 16Bit Synchronous DRAM
logo
Samsung semiconductor
K4S641632C SAMSUNG-K4S641632C Datasheet
1Mb / 42P
   1M x 16Bit x 4 Banks Synchronous DRAM
logo
Hynix Semiconductor
HY5V66GF HYNIX-HY5V66GF Datasheet
208Kb / 11P
   4 Banks x 1M x 16Bit Synchronous DRAM
More results


Html Pages

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15


Datasheet Download

Go To PDF Page


Link URL




Privacy Policy
ALLDATASHEET.COM
Does ALLDATASHEET help your business so far?  [ DONATE ] 

About Alldatasheet   |   Advertisement   |   Datasheet Upload   |   Contact us   |   Privacy Policy   |   Link Exchange   |   Manufacturer List
All Rights Reserved©Alldatasheet.com


Mirror Sites
English : Alldatasheet.com  |   English : Alldatasheet.net  |   Chinese : Alldatasheetcn.com  |   German : Alldatasheetde.com  |   Japanese : Alldatasheet.jp
Russian : Alldatasheetru.com  |   Korean : Alldatasheet.co.kr  |   Spanish : Alldatasheet.es  |   French : Alldatasheet.fr  |   Italian : Alldatasheetit.com
Portuguese : Alldatasheetpt.com  |   Polish : Alldatasheet.pl  |   Vietnamese : Alldatasheet.vn
Indian : Alldatasheet.in  |   Mexican : Alldatasheet.com.mx  |   British : Alldatasheet.co.uk  |   New Zealand : Alldatasheet.co.nz
Family Site : ic2ic.com  |   icmetro.com