Electronic Components Datasheet Search
  English  ▼
ALLDATASHEET.COM

X  

HYB18T256324F-16 Datasheet(PDF) 7 Page - Infineon Technologies AG

Part # HYB18T256324F-16
Description  256-Mbit GDDR3 DRAM [600MHz]
Download  80 Pages
Scroll/Zoom Zoom In 100%  Zoom Out
Manufacturer  INFINEON [Infineon Technologies AG]
Direct Link  http://www.infineon.com
Logo INFINEON - Infineon Technologies AG

HYB18T256324F-16 Datasheet(HTML) 7 Page - Infineon Technologies AG

Back Button HYB18T256324F-16 Datasheet HTML 3Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 4Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 5Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 6Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 7Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 8Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 9Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 10Page - Infineon Technologies AG HYB18T256324F-16 Datasheet HTML 11Page - Infineon Technologies AG Next Button
Zoom Inzoom in Zoom Outzoom out
 7 / 80 page
background image
HYB18T256324F–[16/20/22]
256-Mbit DDR SGRAM
Data Sheet
7
Rev. 1.11, 04-2005
10292004-DOXT-FS0U
Figure 1
Standard Ballout 256-Mbit GDDR3 DRAM [600MHz]. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Figure 2
Functional Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Figure 3
State diagram for one bank . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Figure 4
Clock, CKE and Command/Address Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Figure 5
Power Up Sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Figure 6
Output Driver simplified schematic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Figure 7
Termination update keep out time after Autorefresh command . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Figure 8
Self Calibration of PMOS and NMOS Legs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Figure 9
ODT Disable Timing during a READ command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Figure 10
Extended Mode Register Bitmap . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
Figure 11
Extended Mode Register Bitmap . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
Figure 12
Extended Mode Register Set Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Figure 13
Timing of Vendor Code and Revision ID generation on DQ[7:0] . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Figure 14
Mode Register Set Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Figure 15
Mode Register Bitmap . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Figure 16
Mode Register Set Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Figure 17
Activating a specific row . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Figure 18
Bank Activation timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Figure 19
Write Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Figure 20
Basic Write Burst / DM Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Figure 21
Write Burst Basic Sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Figure 22
Gapless Write Bursts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Figure 23
Consecutive Write Bursts with Gaps . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Figure 24
Write with Autoprecharge . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Figure 25
Write followed by Read. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Figure 26
Write Command followed by DTERDIS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Figure 27
Write with Autoprecharge followed by Read or Read with Autoprecharge on another bank . . . . . 44
Figure 28
Write followed by Precharge on same Bank. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Figure 29
Read Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
Figure 30
Basic Read Burst Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Figure 31
Read Burst . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
Figure 32
Gapless Consecutive Read Bursts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
Figure 33
Consecutive Read Bursts with Gaps . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
Figure 34
Read Command followed by DTERDIS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
Figure 35
Read with Autoprecharge . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
Figure 36
Read followed by Write. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Figure 37
Read followed by Precharge on the same Bank. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Figure 38
Data Termination Disable Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
Figure 39
DTERDIS Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
Figure 40
DTERDIS followed by DTERDIS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Figure 41
DTERDIS Command followed by READ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Figure 42
DTERDIS Command followed by Write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
Figure 43
Precharge Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
Figure 44
Precharge Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Figure 45
Auto Refresh Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Figure 46
Auto Refresh Cycle. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Figure 47
Self Refresh Entry Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Figure 48
Self Refresh Entry. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Figure 49
Self Refresh Exit Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Figure 50
Self Refresh Exit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Figure 51
Power Down Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
Figure 52
Power-Down Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
Figure 53
Output Test Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Figure 54
40 Ohm Driver Pull-Down and Pull-Up characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
Figure 55
60 Ohm Active Termination Characteristic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70


Similar Part No. - HYB18T256324F-16

ManufacturerPart #DatasheetDescription
logo
Infineon Technologies A...
HYB18T256160A-3S INFINEON-HYB18T256160A-3S Datasheet
1Mb / 90P
   256 Mbi t DDR2 SDRAM
V1.02, May 2004
HYB18T256160AF INFINEON-HYB18T256160AF Datasheet
1Mb / 90P
   256 Mbi t DDR2 SDRAM
V1.02, May 2004
logo
Qimonda AG
HYB18T256160AF QIMONDA-HYB18T256160AF Datasheet
4Mb / 73P
   240-Pin Unbuffered DDR2 SDRAM Modules
logo
Infineon Technologies A...
HYB18T256160AF-3 INFINEON-HYB18T256160AF-3 Datasheet
1Mb / 90P
   256 Mbi t DDR2 SDRAM
V1.02, May 2004
HYB18T256160AF-37 INFINEON-HYB18T256160AF-37 Datasheet
1Mb / 90P
   256 Mbi t DDR2 SDRAM
V1.02, May 2004
More results

Similar Description - HYB18T256324F-16

ManufacturerPart #DatasheetDescription
logo
Qimonda AG
HYB18H256321BF QIMONDA-HYB18H256321BF Datasheet
2Mb / 41P
   256-Mbit GDDR3 Graphics RAM GDDR3 Graphics RAM
HYB39SC256 QIMONDA-HYB39SC256 Datasheet
1Mb / 24P
   256-MBit Synchronous DRAM
logo
Siemens Semiconductor G...
HYB39S256400 SIEMENS-HYB39S256400 Datasheet
425Kb / 56P
   256 MBit Synchronous DRAM
logo
Infineon Technologies A...
HYB39S256400D INFINEON-HYB39S256400D Datasheet
630Kb / 28P
   256-MBit Synchronous DRAM
Rev. 1.02, Feb. 2004
logo
Integrated Silicon Solu...
IS42S16160B-6BL ISSI-IS42S16160B-6BL Datasheet
768Kb / 62P
   256-MBIT SYNCHRONOUS DRAM
IS42R83200D ISSI-IS42R83200D Datasheet
1Mb / 62P
   256-MBIT SYNCHRONOUS DRAM
logo
Infineon Technologies A...
HYB39S256400DT INFINEON-HYB39S256400DT Datasheet
564Kb / 22P
   256 MBit Synchronous DRAM
2002-04-23
logo
Qimonda AG
HYB39S256407FE QIMONDA-HYB39S256407FE Datasheet
1Mb / 27P
   256-MBit Synchronous DRAM
logo
Integrated Silicon Solu...
IS42S16160 ISSI-IS42S16160 Datasheet
949Kb / 60P
   256-MBIT SYNCHRONOUS DRAM
logo
Infineon Technologies A...
HYB39L256160AC INFINEON-HYB39L256160AC Datasheet
632Kb / 48P
   256 MBit Synchronous Low-Power DRAM
2002-12-20
More results


Html Pages

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80


Datasheet Download

Go To PDF Page


Link URL




Privacy Policy
ALLDATASHEET.COM
Does ALLDATASHEET help your business so far?  [ DONATE ] 

About Alldatasheet   |   Advertisement   |   Datasheet Upload   |   Contact us   |   Privacy Policy   |   Link Exchange   |   Manufacturer List
All Rights Reserved©Alldatasheet.com


Mirror Sites
English : Alldatasheet.com  |   English : Alldatasheet.net  |   Chinese : Alldatasheetcn.com  |   German : Alldatasheetde.com  |   Japanese : Alldatasheet.jp
Russian : Alldatasheetru.com  |   Korean : Alldatasheet.co.kr  |   Spanish : Alldatasheet.es  |   French : Alldatasheet.fr  |   Italian : Alldatasheetit.com
Portuguese : Alldatasheetpt.com  |   Polish : Alldatasheet.pl  |   Vietnamese : Alldatasheet.vn
Indian : Alldatasheet.in  |   Mexican : Alldatasheet.com.mx  |   British : Alldatasheet.co.uk  |   New Zealand : Alldatasheet.co.nz
Family Site : ic2ic.com  |   icmetro.com